サトウ トモアキ
  佐藤 友暁   経済学部 経営情報学科   教授
■ メールアドレス
   t-sato@hokusei.ac.jp
■ ホームページ
  http://www.ipc.hokusei.ac.jp/~z00738/
■ 現在の研究分野
  計算機アーキテクチャ,組み込み機器, 無線LANシステム, ネットワークセキュリティ,情報セキュリティ (キーワード:情報セキュリティ,組み込み機器,計算機アーキテクチャ) 
■ 著書・論文等
1. 2017/08 論文  A Circuit Design for IEEE 802.11ac by ASIC-FPGA Co-Design  (共著) 
2. 2017/05 論文  RCA on FPGAs Designed by the RTL Design Methodology and Wave-Pipelined Operation  (共著) 
3. 2016/04 論文  A Connection Block Implemented in the RTL Design for Delay Time Equalization of Wave-Pipelining  (共著) 
4. 2017/03 論文  Throughput of a Firewall Unit on FPGAs developed by the RTL Design Methodology  (共著) 
5. 2016/10 論文  An FPGA Architecture for ASIC-FPGA Co-Design to Streamline Processing of IDSs  (共著) 
6. 2015/05 論文  The Potential of Routes Configured with the Switch Matrix by RTL  (共著) 
7. 2018/09 論文  Designing a Fine-Tuning Tool for Machine Learning with High-Speed and Low-Power Processing  (共著) 
8. 2018/07 論文  Automatc Fine-Tuning of Wave-Pipelined Circuits and Development of Route Analysis Tool for It  (共著) 
9. 2018/07 論文  Comparison of Frequency ReuseSchemes for LTE Micro-Macro Cells  (共著) 
10. 2018/01 論文  Quality Assessment of Thai Rice Kernels Using Low Cost Digital Image Processing System  (共著) 
11. 2018/01 論文  A Detection Method of Web Authentication Problems for Mobile Devices Corresponding to IEEE 802.11ac  (共著) 
12. 2017/08 論文  Investigated of DOCSIS Mesurement Results for Performance Improvement  (共著) 
13. 2017/03 論文  Approximate 2-Degree-of-Freedom Digital Control of an Interleaved Low Voltage DC-DC Buck Converter  (共著) 
14. 2017/01 論文  Chaos in Digital Filter for Digital Image Encryption  (共著) 
15. 2016/09 論文  Designing a Firewall Unit on the FPGA Composed of Selectors  (共著) 
16. 2016/09 その他 MACアドレス認証システムを用いた次世代ファイアウォールの運用体制構築  (共著) 
17. 2016/08 論文  Proposal of an Automatic Running AP in Wireless LANs for the Maximization of the Throughput,  (共著) 
18. 2016/06 論文  Approximate 2-Dgree-of-Freedom Control of a Class-D Amplifier Using FPGA  (共著) 
19. 2015/09 論文  An Improved Digital Image Encryption Using Chaos in Digital Filter,  (共著) 
20. 2015/08 論文  Optimization of Radio Waves of Wi-Fi LANS for Universities  (共著) 
21. 2015/06 論文  Fine-Tuning of Wave-Pipelines on FPGAs Developed by the RTL Design  (共著) 
22. 2015/06 論文  Proposal of the security log collection method of public Wi-Fi services on private IPv4 address spaces utilizing Raspberry Pi  (共著) 
23. 2014/12 論文  Wiring Control by RTL Design for Reconfigurable Wave-Pipelined Circuits  (共著) 
24. 2014/08 論文  Design and Analysis of Crossbar Switch Circuits for Reconfigurable Wave-Pipelined Circuits,  (共著) 
25. 2014/07 論文  Evaluation of Logic Blocks for Reconfigurable Wave-Pipelined Circuits with 45nm CMOS Technology  (共著) 
26. 2014/07 論文  A Crossbar Switch Circuit Design for Reconfigurable Wave-Pipelined Circuits  (共著) 
27. 2014/05 論文  Performance Estimates of an Embedded CPU for High-Speed Packet Processing  (共著) 
28. 2014/03 論文  Evaluations of Waved-Shift Registers for Multiplexed Bus  (共著) 
29. 2014/02 論文  Robust Digital Control for Interleaved PFC Boost Converters Using an Approximate 2DOF Current Controller  (共著) 
30. 2013/07 論文  A Logic Block for Wave-Pipelining  (共著) 
31. 2013/05 論文  Hardware Amount Evaluation of the Improved WEP on an FPGA  (共著) 
32. 2013/03 著書  オープンソースソフトウェアによる情報リテラシー -第2版-  (共著) 
33. 2013/02 論文  Robust Digital Control for Interleave PFC Boost Converter  (共著) 
34. 2013/02 論文  Digital PI control for interleave PFC boost converter  (共著) 
35. 2012/11 論文  Development of a Next Generation Ubiquitous Processor Chip  (共著) 
36. 2012/10 論文  Delay Time Analysis of Reconfigurable Firewall Unit  (共著) 
37. 2012/09 その他 ユビキタスプロセッサチップの最適設計  (共著) 
38. 2012/09 その他 ユビキタスプロセッサのトレードオフ設計  (共著) 
39. 2012/09 その他 タブレットコンピュータを用いた学内ペーパレス会議および情報共有システム  (共著) 
40. 2012/09 その他 学内LANを利用した構内IP電話網の構築  (共著) 
41. 2012/09 その他 ユビキタスプロセッサのクロックスキーム融合  (共著) 
42. 2012/09 その他 IPSプロセッサ向け多重化バスの開発  (共著) 
43. 2012/07 論文  Packet Filtering Circuits for Smart Phones  (共著) 
44. 2012/06 その他 改良型WEPアルゴリズムのハードウエア実装  (共著) 
45. 2012/05 論文  Double Cipher Implementation in a Ubiquitous Processor Chip  (共著) 
46. 2012/05 論文  VLSI Implementation With Double Cipher and Media Processing for Ad-Hoc Network  (共著) 
47. 2012/01 論文  Throughput Evaluation of Improved WEP Processing on a Mobile Processor  (共著) 
48. 2011/12 論文  Development of a Next Generation Ubiquitous Processor Chip  (共著) 
49. 2011/09 その他 ユビキタスプロセッサチップの開発  (共著) 
50. 2011/09 その他 ユビキタスプロセッサの最適設計  (共著) 
51. 2011/08 その他 ウェーブ化MFUの最適設計  (共著) 
52. 2011/08 その他 Gated clock実装ユビキタスプロセッサの評価  (共著) 
53. 2011/08 その他 ネットワークプロセッサ向けCPUの開発  (共著) 
54. 2011/08 その他 ウェーブパイプライン方式による多重化バスの開発  (共著) 
55. 2011/08 その他 Evaluation of a Double Cipher-Implemented Ubiquitous Processor  (共著) 
56. 2011/08 その他 ストリームサイファーエンジンのチップ開発評価  (共著) 
57. 2011/08 その他 次世代型ユビキタスプロセッサチップの設計  (共著) 
58. 2011/08 その他 順序回路のウェーブ化に関する研究  (共著) 
59. 2011/08 その他 ユビキタスプロセッサチップの開発  (共著) 
60. 2011/08 その他 高セキュリティWEPプロセッサの開発  (共著) 
61. 2011/07 論文  Evaluation for the Power Conscious Optimum Design of a Ubiquitous Processor  (共著) 
62. 2011/05 論文  Double Cipher Implementation in a Ubiquitous Processor Chip  (共著) 
63. 2011/05 論文  Compatible WEP Algorithm for Improved Cipher Strength and High-Speed Processing  (共著) 
64. 2010/12 論文  Design and Evaluation of a Waved MFU  (共著) 
65. 2010/12 その他 ユビキタスプロセッサのチップ開発  (共著) 
66. 2010/10 論文  Impact of Using a Double Cipher Scheme on the Implementation of a Particular Ubiquitous Processor  (共著) 
67. 2010/08 論文  Development of a shift register for Firewall Circuits by Wave-Pipelined Operations  (共著) 
68. 2010/08 論文  Power Control Scheme for H-HIPS in Mobile Communications  (共著) 
69. 2010/08 論文  H/S Collaborative Development of a Ubiquitous Processor Free from Instruction Scheduling and Pipeline Disturbance  (共著) 
70. 2010/08 論文  Performance of IR-UWB PSM and BPM over S-V Channel Model  (共著) 
71. 2010/08 その他 Stream cipher engineの試作チップ測定  (共著) 
72. 2010/08 その他 ウェーブ化MFUの基本設計項目の評価  (共著) 
73. 2010/08 その他 ストリームサイファーエンジンのチップ開発  (共著) 
74. 2010/08 その他 ユビキタスプロセッサの評価  (共著) 
75. 2010/08 その他 クロックスキーム融合型プロセッサアーキテクチャ  (共著) 
76. 2010/08 その他 次世代型ユビキタスプロセッサチップの開発評価  (共著) 
77. 2010/08 その他 ウェーブパイプライン化ファイアウォールユニットの電力評価  (共著) 
78. 2010/08 その他 Packet Filtering Unitの開発  (共著) 
79. 2010/06 論文  Wave Degree versus Dominant Characteristics of a Waved Multifunctional Unit  (共著) 
80. 2010/06 論文  Development of a WiMAX Processor by Using a CPLD  (共著) 
81. 2010/05 論文  A Ubiquitous Processor Built-in a Waved Multifunctional Unit  (共著) 
82. 2010/03 その他 配線論理方式ネットワークインターフェースの開発  (共著) 
83. 2010/02 論文  Exploring the Optimum Buffer Size of an Emerging Stream Cipher Engine  (共著) 
84. 2010/02 論文  MIMO Adaptive Modulation with Cross-Layer Model of Queuing over Nakagami Fading  (共著) 
85. 2010/02 論文  Performance Improvement of Satellite Channel with Combine Ionosphere Scintillation and Small Scale Fading using Adaptive Modulation  (共著) 
86. 2010/02 論文  Wave-Pipelined CRC Circuits for Wireless Broadband Systems Based on W-CDMA  (共著) 
87. 2010/02 論文  TCP Performance Improvement for Wireless Access using Cross-Layer MIMO Adaptive Modulation  (共著) 
88. 2010/01 論文  Design and Chip Implementation of an Instruction Scheduling Free Ubiquitous Processor  (共著) 
89. 2009/12 その他 ストリームサイファーエンジンのチップ開発  (共著) 
90. 2009/11 論文  Verifying Firewall Circuits by Wave-Pipelined Operations,  (共著) 
91. 2009/10 論文  Performance Evaluation of an Emerging Stream Cipher Engine  (共著) 
92. 2009/09 論文  Cipher and Media Possibility of a Ubiquitous Processor  (共著) 
93. 2009/09 その他 Packet Filtering Unitの評価  (共著) 
94. 2009/09 その他 Stream cipher engine の最適設計  (共著) 
95. 2009/09 その他 HA-1,RC6復号ユニットによるShare検知  (共著) 
96. 2009/09 その他 ユビキタスプロセッサ用並列化コンパイラの開発  (共著) 
97. 2009/08 その他 ウェーブパイプライン化ファイアウォールユニットの評価  (共著) 
98. 2009/08 その他 Stream Cipher Engineの改良  (共著) 
99. 2009/08 その他 Stream Cipher Engine Chipの開発  (共著) 
100. 2009/08 その他 ユビキタスプロセッサの改良ウェーブ化  (共著) 
101. 2009/08 その他 ウェーブパイプライン化ファイアウォールユニットのFPGA実装  (共著) 
102. 2009/07 論文  A Waved Multifunctional Unit on Account of Multimedia Mobile Computing  (共著) 
103. 2009/07 論文  Hardware-Based IPS for Embedded Systems  (共著) 
104. 2009/06 その他 ユビキタスプロセッサチップの設計技術  (共著) 
105. 2009/05 論文  A Ubiquitous Processor Embedded with Progressive Cipher Pipelines  (共著) 
106. 2009/05 論文  Exploring the Optimum Buffer Size of an Emerging Stream Cipher Engine  (共著) 
107. 2009/02 論文  Emerging Hardware Cryptography and VLSI Implementation  (共著) 
108. 2009/02 論文  System-Level Control for Low-Power Consumption on Winny Detection System  (共著) 
109. 2009/02 論文  Reconfigurable Firewall Unit by Wave-Pipelined Operations  (共著) 
110. 2009/01 著書  オープンソースソフトウェアによる情報リテラシー  (共著) 
111. 2009/01 論文  Design and Chip Implementation of the Ubiquitous Processor HCgorilla  (共著) 
112. 2008/10 論文  FPGA Implementation of Winny Packets Detection for Mobile Computing  (共著) 
113. 2008/10 論文  A Ubiquitous Processor Free from Instruction Scheduling  (共著) 
114. 2008/09 論文  キャンパスネットワークにおけるWinny検知手法のFPGA実装  (共著) 
115. 2008/09 論文  Compilation Techniques Specific for a Hardware Cryptography-Embedded Multimedia Mobile Processor  (共著) 
116. 2008/08 論文  Compact FPU Design and Embedding in a Ubiquitous Processor for Multimedia Performance Enhancement  (共著) 
117. 2008/08 その他 A Waved MFU for a Ubiquitous Processor  (共著) 
118. 2008/08 その他 ファイル交換ソフトウェアへのハードウェア対処  (共著) 
119. 2008/08 その他 Stream cipher engineの性能評価  (共著) 
120. 2008/08 その他 ネットワークプロセッサの実用化に関する研究  (共著) 
121. 2008/08 その他 Exploiting Double Hardware Cryptography  (共著) 
122. 2008/08 その他 負荷分散型次世代ユビキタスシステム用並列化コンパイラ  (共著) 
123. 2008/07 論文  Development of Parallelizing Compilers of a Ubiquitous Processor  (共著) 
124. 2008/07 論文  DoS Attack Analysis for H-HIPS  (共著) 
125. 2008/05 論文  Enhancing Multimedia Processing by Wave-Pipelining Integer Units and Floating Point Units in Whole  (共著) 
126. 2008/03 その他 実行段の多機能ウェーブ化によるマルチメディア機能強化  (共著) 
127. 2008/03 その他 ユビキタスプロセッサHCgorillaの改良  (共著) 
128. 2008/02 論文  Low-Power Scheme of Portscan Detection Unit by Using Embedded Technology  (共著) 
129. 2008/02 論文  Ad-hoc Cipher by a Ubiquitous Processor  (共著) 
130. 2007/12 論文  A Stream Cipher Engine for Ad-hoc Security  (共著) 
131. 2007/10 論文  Multimedia Performance of a Ubiquitous Processor  (共著) 
132. 2007/09 論文  Hardware/Software Co-Design of a Secure Ubiquitous System  (共著) 
133. 2007/07 論文  Compilation Techniques Specific for a Hardware Cryptography-Embedded Multimedia Mobile Processor  (共著) 
134. 2007/07 論文  Port-Scan Detection Unit for H-HIPS  (共著) 
135. 2007/06 論文  Exploiting Design and Testing Methods of High-Speed Power Conscious Wave-Pipelines  (共著) 
136. 2007/05 論文  Verifying Various Generation of Random Number Sequence on Wave-Pipelined PRNG  (共著) 
137. 2007/05 論文  Hardware Cryptography-Embedded Multimedia Mobile Processor  (共著) 
138. 2007/04 論文  Design of a Hardware-Cryptography-Embedded Processor for Pervasive Computing  (共著) 
139. 2006/12 論文  Development of a Multimedia Stream Cipher Engine  (共著) 
140. 2006/11 論文  Hardware/Software Co-Design of a Secure Ubiquitous System  (共著) 
141. 2006/11 論文  A PRNG Circuit on PLD with Feature of Low-Power, High-Speed, and Various Generation of Random Number Sequence  (共著) 
142. 2006/10 論文  Innovative Ubiquitous Cryptography and Sophisticated Implementation  (共著) 
143. 2006/10 論文  Chip Design of a Wave-Pipelined PRNG  (共著) 
144. 2006/07 論文  Hardware Cryptography-Embedded Multimedia Mobile System  (共著) 
145. 2006/05 論文  Waved-LFSR Circuit for Hardware-based Intrusion Detection System  (共著) 
146. 2005/10 論文  Waved-PRNG for a Wave-Pipelining Test Circuit  (共著) 
147. 2005/10 論文  Hardware Cryptography-Embedded Multimedia Mobile Processor for Ubiquitous Computing  (共著) 
148. 2005/10 論文  Hardware Cryptography for Ubiquitous Computing  (共著) 
149. 2005/09 論文  学内無線LANにおける不正アクセス・コンピュータウイルス問題のハード的解決手段の開発  (共著) 
150. 2005/07 論文  Power-Consumption Aware Intrusion Detection Logic for WLAN,  (共著) 
151. 2005/07 論文  Low Energy Digital Electronics for Multimedia Ubiquitous Environments  (共著) 
152. 2005/05 論文  Hardware Security-Embedded Wireless LAN Processor  (共著) 
153. 2005/03 論文  ハードウェアセキュリティ組込み型スレッドレベル同時処理マルチメディアモバイルプロセッサの開発  (共著) 
154. 2004/10 論文  Development of a Multimedia Mobile Processor  (共著) 
155. 2004/10 論文  A Graphic Approach for Wave-Pipelines Design  (共著) 
156. 2004/10 論文  Performance Analysis of Wave-Pipelined LFSR  (共著) 
157. 2004/10 論文  Design of a Hardware Security-Embedded Multimedia Mobile Processor  (共著) 
158. 2004/09 論文  Could Wave Pipeline Overcome Commodity Pipelines?  (共著) 
159. 2004/08 論文  High-Speed and Low-Power LFSR by Wave-Pipelining  (共著) 
160. 2004/07 論文  Exploiting a Hardware Security-Embedded Multimedia Mobile Processor System and its Application  (共著) 
161. 2004/07 論文  Cryptographic System by a Random Addressing-Accelerated Multimedia Mobile Processor  (共著) 
162. 2004/07 論文  Unauthorized Port Access Detection in the H-HIDS  (共著) 
163. 2004/03 論文  高速省電力ウェーブパイプライン用評価テスト回路の開発  (共著) 
164. 2003/09 論文  Reconfigurable Hardware Implementation of Host-Based IDS  (共著) 
165. 2003/07 論文  Power Conscious Endeavor in Processors to Speed Up Random Sampling  (共著) 
166. 2002/12 論文  Designing a 32-bit Wave-pipelined ALU  (共著) 
167. 2002/03 論文  A Wave-Pipelined Biprocessor Achieving Remarkable Compatibility between Low Power and High Speed  (共著) 
168. 2001/10 論文  Designing a Wave-Pipelined Vector Processor  (共著) 
169. 2001/01 論文  Scaling up of Wave-Pipelines  (共著) 
170. 2000/11 論文  Breakthrough of Suparscalar Processors by Multifunctional Wave-Pipelines  (共著) 
171. 1997/12 論文  Performance Analysis of the Wireless Hypermedia System  (共著) 
172. 1997/10 論文  An Addressing System Protocol for Wireless Hypermedia  (共著) 
173. 1997/05 論文  Digital Broadcasting for Multimedia System  (共著) 
■ 科研費補助金・受託研究等研究課題
1. 2004/04~2007/03  再構成可能なハードウェアによるパケット解析機能を有するホストベースIDSの開発 (若手研究(B))
2. 2007/04~2009/03  高検知精度アノマリ分析機能を有する高速・低消費電力動作ホストベースIPSの開発 (若手研究(B))
3. 2009/04~2011/03  高速低電力動作再構成可能ロジックを有する高精度ホストベースIPSプロセッサの開発 (若手研究(B))
4. 2011/04~2014/03  多重化データバスを有する再構成可能なホストベースIPSプロセッサチップの開発 (若手研究(B))
5. 2013/04~2017/03  配線による遅延調整手法を用いたホストベースIPSプロセッサの開発と検知回路最適化 (基盤研究(C))
6. 2016/04~  自己修復機能による高速・低消費電力設計対応IPSプロセッサ開発と標的型攻撃の防御 (基盤研究(C))
■ 学歴
1. 1992/04~1996/03 弘前大学 理学部 情報科学科 卒業 学士(理学)
2. 1996/04~1998/03 弘前大学 大学院理学研究科 情報科学専攻 修士課程修了 修士(理学)
3. 1998/04~2001/03 東北大学 大学院工学研究科 機械知能工学専攻 博士課程修了 博士(工学)
■ 職歴
1. 2001/04~2005/03 札幌学院大学 社会情報学部 専任講師
2. 2005/04~2017/03 弘前大学 総合情報処理センター 准教授・助教授
3. 2012/04~2015/03 放送大学 青森学習センター 客員准教授
4. 2017/04~ 北星学園大学 経済学部 経営情報学科 教授